中频采集系统
系统采用基于PCIEx8的FPGA开发系统,包括如下几个部分:1.板载单通道14bitMSPSADC,采样率可以通过软件设置。2.低噪声模拟前端,支持-50dBm到-20dBm的中频信号输入。.程控增益放大器,可以通过软件设置增益。4.板载1GBDDR2内存。5.优化的PCIexpressx8传输接口,支持MB/s的连续传输速率。6.高稳定度,超低低抖动时钟发生器。7.低噪声电源设计。8.提供windows下的驱动程序以及API函数,SDK开发包。
系统框图
系统功能描述
采集通道支持Msps采样率,14bit;
高速信号调理电路,AC耦合,50欧姆/75欧姆阻抗匹配;
放大器采用二级放大,级低噪声放大器采用固定20dB增益,可以旁通。第二级为程控增益放大器,范围为-10dB到20dB可调。整体动态范围为-10dB到40dB;
带通滤波器中心频率为70MHz,带宽40MHz,二阶滤波器;
FPGA逻辑开放,用户可以自定义FPGA逻辑;
支持FPGA实时计算FFT。我们采用的FPGA为XilinxXC5VSX95T具备的FFT能力如下:16bit数据输入,2k点FFT,工作时钟MHz,需要资源为,LUT00个,乘法单元9个,延迟约us。输出数据的虚部和实部。
二次开发API函数:
我们提供丰富的接口函数和系统主要功能的例程,支持C/C++,labview以及Matlab环境下的二次程序开发。